宏单元
外观
在集成电路设计中,利用宏单元(英语:macrocell,又译为巨芯片[1])阵列是特殊应用集成电路的半定制设计途径之一。宏单元是由相对逻辑门抽象级别更高的触发器、算术逻辑单元、硬件暂存器等组成的预定义逻辑功能实现单元。 这些逻辑单元作为一个宏单元整体被安置在硅片上。在制造过程中,工程师需要构建各个预定义单元之间的金属互连线,不同的连线方式可以在更高逻辑层次实现不同的功能。现场可编程逻辑门阵列(FPGA)由宏单元构成。
参考文献
[编辑]- Stephen Brown, Zvonko Vranesic. Fundamentals of Digital Logic with Verilog Design. McGraw-Hill Education. 2002. ISBN 0-07-283878-7.
- ^ 巨晶元macrocell. 国家教育研究院. [2022-02-27]. (原始内容存档于2022-02-27).